<?xml version="1.0" encoding="utf-8"?>
<rss version="2.0">
  <channel>
    <title>必过源码 - Xilinx</title>
    <link>http://159.75.147.240/forum.php?mod=forumdisplay&amp;fid=71</link>
    <description>Latest 20 threads of Xilinx</description>
    <copyright>Copyright(C) 必过源码</copyright>
    <generator>Discuz! Board by Comsenz Inc.</generator>
    <lastBuildDate>Tue, 21 Apr 2026 09:58:10 +0000</lastBuildDate>
    <ttl>60</ttl>
    <image>
      <url>http://159.75.147.240/static/image/common/logo_88_31.gif</url>
      <title>必过源码</title>
      <link>http://159.75.147.240/</link>
    </image>
    <item>
      <title>基于Xilinx FPGA实现的系数可装载数字滤波器源代码</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=16279</link>
      <description><![CDATA[]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Fri, 04 Apr 2025 06:21:16 +0000</pubDate>
    </item>
    <item>
      <title>基于Xilinx FPGA实现的系数可装载数字滤波器源代码</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=16269</link>
      <description><![CDATA[]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Tue, 01 Apr 2025 17:17:20 +0000</pubDate>
    </item>
    <item>
      <title>FPGA端口电平配置的工程文件，可以实现不同的端口配置，包括PECL,TTL,LVDS等，关键是</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=15803</link>
      <description><![CDATA[FPGA端口电平配置的工程文件，可以实现不同的端口配置，包括PECL,TTL,LVDS等，关键是看引脚分配的.UCF文件。

文件列表：
├termination
│  ├pepExtractor.prj
│  ├templates
│  ├terminal.bgn
│  ├terminal.bit
│  ├terminal.bld
│  ├terminal.cel
│  ├t ...]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Wed, 25 Dec 2024 18:18:18 +0000</pubDate>
    </item>
    <item>
      <title>Vivado初始化和配置，并且还包含有相应的说明文档，是初学Xilinx+Vivado的很好的教程</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=15802</link>
      <description><![CDATA[Vivado初始化和配置，并且还包含有相应的说明文档，是初学Xilinx+Vivado的很好的教程，本例程基于zynq系列的MIZ701N处理器进行开发。

文件列表：
├CH07_RunLed
│  ├DOC
│  │  ├Miz_sys_pin.xdc
│  │  ├readme.txt
│  │  ├run_led.v
│  ├Miz_sys
│  │   ...]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Wed, 25 Dec 2024 18:16:06 +0000</pubDate>
    </item>
    <item>
      <title>LVDS的FPGA实现，包括ISE工程和源码，还有一个PDF演示文档</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=15798</link>
      <description><![CDATA[文件列表：
├LVDS
│  ├ISE
│  │  ├dsb_loop_back.bit
│  │  ├dsb_loop_back.ucf
│  │  ├dsb_loop_back.vhd
│  │  ├icon.edn
│  │  ├ila.edn
│  │  ├pat_chk.vhd
│  │  ├pat_gen.vhd
│  │  ├ps_cntrl.vhd
│  │  ├rst_rx_gen.vhd
│  │   ...]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Wed, 25 Dec 2024 18:06:28 +0000</pubDate>
    </item>
    <item>
      <title>Verilog中基于FPGA的UDP网络发射机实现</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=15797</link>
      <description><![CDATA[文件列表：
├CECS361_Final_Project-main
│  ├final_project.cache
│  │  ├wt
│  │  │  ├project.wpc
│  ├final_project.hw
│  │  ├final_project.lpr
│  ├final_project.srcs
│  │  ├constrs_1
│  │  │  ├imports
│  │  │  │  ├new
│   ...]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Wed, 25 Dec 2024 18:03:23 +0000</pubDate>
    </item>
    <item>
      <title>数字滤波的LabVIEW FPGA实现</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=14485</link>
      <description><![CDATA[文件列表：
├文件夹1：[Lab08]
│  ├(1)filt_dsgn.vi
│  ├(2)FIR_filter.aliases
│  ├(3)FIR_filter.lvlps
│  ├(4)FIR_filter.lvproj
│  ├(5)Fir_FPGA_Xilinx_coregen.vi
│  ├(6)fir_host.fds
│  ├(7)Fir_hst_Xilinx_coregen.vi
│  ├(8)sig_gen.vi
│   ...]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Sat, 26 Oct 2024 07:58:11 +0000</pubDate>
    </item>
    <item>
      <title>Spartan3通用OFDM调制器的VHDL实现</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=14453</link>
      <description><![CDATA[文件列表：
├文件夹1：[OFM-master]
│  ├文件夹1：[ARCHIVOS VHDL]
│  │  ├(1)conv_enc.vhd
│  │  ├(2)div_frec.vhd
│  │  ├(3)FSM.vhd
│  │  ├(4)gray2angleinc.vhd
│  │  ├(5)guardaifft.vhd
│  │  ├(6)IfftControl.vhd
│  │  ├(7)intlv.vhd
 ...]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Thu, 24 Oct 2024 17:09:33 +0000</pubDate>
    </item>
    <item>
      <title>应用VHDL设计的8b10b编码器，对串行数据的高速传输有用</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=11914</link>
      <description><![CDATA[文件列表：
8b10b.ise
8b10b.ise_ISE_Backup
8b10b.npl
8b10b_Encoder.dhp
8b10b_Encoder.ise
8b10b_Encoder.ise_ISE_Backup
8b10b_ise6_bak.zip
DECODER_TIME_POST.vhd
dec_func.vhd
dis_gen.vhd
ENCODER_TIME_POST.vhd
enc_func.vhd
err_check.vhd
func_sim.do
m]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Thu, 08 Feb 2024 18:53:40 +0000</pubDate>
    </item>
    <item>
      <title>VHDL写的8B10B编码解码器的实现，在Xilinx平台通过验证</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=11913</link>
      <description><![CDATA[文件列表：
├文件夹1：[VHDL写的8B10B编码解码器的实现，在Xilinx平台通过验证]
│  ├文件夹1：[8b10b_encdec]
│  │  ├(1)8b10b_encdec_v1d0.pdf
│  │  ├(2)8b10_dec.vhd
│  │  ├(3)8b10_enc.vhd
│  │  ├文件夹1：[CVS]
│  │  │  ├(1)Entries
│  │  ...]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Thu, 08 Feb 2024 18:51:50 +0000</pubDate>
    </item>
    <item>
      <title>灰度图象直方图均衡化，使用vivado的HLS来实现直方图的均衡化</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=11839</link>
      <description><![CDATA[]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Thu, 08 Feb 2024 11:34:30 +0000</pubDate>
    </item>
    <item>
      <title>在Vivado上测试通过的FPGA抢答器</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=11807</link>
      <description><![CDATA[文件列表：
├文件夹1：[lab2]
│  ├(1)count_down.v
│  ├(2)push_detect.v
│  ├(3)show_who.v
│  ├文件夹1：[sim]
│  │  ├(1)Smart_responder_tb.v
│  │  └█
│  ├(4)Smart_responder.v
│  ├(5)Smart_responder.xdc
│  └█
└█

 ...]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Thu, 08 Feb 2024 09:35:04 +0000</pubDate>
    </item>
    <item>
      <title>使用Basys3开发板，采用等精度测频方法实现信号的测频并通过LCD1602显示</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=11753</link>
      <description><![CDATA[]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Wed, 07 Feb 2024 19:38:24 +0000</pubDate>
    </item>
    <item>
      <title>16通道逻辑分析仪（Xilinx XC3S50AN-4TQ144C CY7C68013A-56PVXC）PCB图纸 使用altium</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=11735</link>
      <description><![CDATA[文件列表：
micro.logic-v1.0-焊接.pcbdoc
micro.logic-v1.0-生产.pcbdoc
micro.logic-v1.0.pcbdoc
micro.logic-v1.0.pcbdoc.htm
micro.logic-v1.0.pcbdocPreview
micro.logic-v1.0.prjpcb
micro.logic_FPGA-V1.0.SCHDOC
micro.logic_Interfice-v1.0.schdoc
micro.logic ...]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Wed, 07 Feb 2024 19:04:41 +0000</pubDate>
    </item>
    <item>
      <title>数字钟，数字电子技术课程设计常用内容，基于Basys3平台</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=11719</link>
      <description><![CDATA[]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Wed, 07 Feb 2024 09:53:01 +0000</pubDate>
    </item>
    <item>
      <title>基于Basys3的简易数字钟，可用于Vivado开发环境入门，功能有计时和显示模块</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=11707</link>
      <description><![CDATA[]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Wed, 07 Feb 2024 09:30:33 +0000</pubDate>
    </item>
    <item>
      <title>基于Xilinx FPGA的四旋翼简单控制系统ISE14.1工程文件</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=11646</link>
      <description><![CDATA[]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Tue, 06 Feb 2024 20:15:47 +0000</pubDate>
    </item>
    <item>
      <title>Basys3的数字钟，可以显示00.00-59.59</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=11542</link>
      <description><![CDATA[]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Mon, 05 Feb 2024 09:45:29 +0000</pubDate>
    </item>
    <item>
      <title>FPGA实现以太网UDP通信：基于Xilinx的AC701开发板编写的Verilog程序，使用FPGA实现以</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=4448</link>
      <description><![CDATA[FPGA实现以太网UDP通信：基于Xilinx的AC701开发板编写的Verilog程序，使用FPGA实现以太网UDP通信，主程序是ac701_ethernet_comm.v ，其中的IP核请自行例化]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Thu, 30 Nov 2023 20:18:11 +0000</pubDate>
    </item>
    <item>
      <title>基于Vivado实现的具有数据选择器功能的ip</title>
      <link>http://159.75.147.240/forum.php?mod=viewthread&amp;tid=1940</link>
      <description><![CDATA[]]></description>
      <category>Xilinx</category>
      <author>admin</author>
      <pubDate>Thu, 09 Nov 2023 16:39:07 +0000</pubDate>
    </item>
  </channel>
</rss>